Om den omtrentlige ligningen om chip området?

T

Thomson

Guest
hei,
does noen har en tilnærmet ligning som beskriver flis / dø området avhengig av gate teller og ssrams eller andre kompilert makroer for å estimere dø området (uten IO pad) siden dette grovt anslag vil hjelpe meg å avgjøre om brikken er pad begrenset eller kjerne begrenset.

Takk på forhånd,

Thomson

 
Du rapporterer området av alle moduler og prøver vektet gjennomsnitt ligningen.
Jeg prøvde for mange sjetonger.men det er ~ 90% av faktiske chip området.

 

Welcome to EDABoard.com

Sponsor

Back
Top