Author Topic: rastgele Verilog kaynak kodu  (Read 1609 times)

openwindows

  • Guest
rastgele Verilog kaynak kodu
« on: January 22, 2013, 03:23:50 PM »
kim gönderebilir miyim?

gauiver

  • Guest
rastgele Verilog kaynak kodu
« Reply #1 on: January 22, 2013, 03:23:52 PM »
Burada bir karışıklık var. u iç yapısı çıkıyor ne saics thnat iç yapısı veya max +2 gibi bazı yazılımlar daha ilgili bir şey soruyorsunuz. plz bu temizleyin ama her durumda u bulacaksınız bu yararlı [color = red] 1 uyarı (-5 mesaj, - 20 puan), eki 1 silindi - Bu konu isteği ile hiçbir ortak 2 yapılmış bulunmaktadır - Bu dosya elektroda 1000 kez yüklendi. Ve en önemlisi web üzerinde serbestçe availlable öyle! [/color]

gauiver

  • Guest
rastgele Verilog kaynak kodu
« Reply #2 on: January 22, 2013, 03:23:54 PM »
yemini bir dönem içinde bir bütün derslerinden daha thats. iyi u asychronous tasarımı üzerine Te e-kitap bir yeri vardır bu sitede bir sürü bulabilirsiniz ve aynı zamanda da faydalı olacak bu ek kontrol edebilirim. i u rfeally i 20mb hakkında asychronous tasarım verilerinin oldukça büyük bir miktar, gördük düşünüyorum bu sitenin becaz kontrol gerektiğini düşünüyorum. ve u becaz ne yapıyorsun arada benim tabii hepsini çalışmadılar.

dainis

  • Guest
rastgele Verilog kaynak kodu
« Reply #3 on: January 22, 2013, 03:23:57 PM »
Verilog ve VHDL CRC kod üreteci bak: http:// http://www.easics.be/webtools/crctool

philewar

  • Guest
rastgele Verilog kaynak kodu
« Reply #4 on: January 22, 2013, 03:23:59 PM »
[Quote = Benny] kim gönderebilir miyim? [/Quote] Benny Merhaba, rasgele sayı üreteci mi demek istiyorsun?

it_boy

  • Guest
rastgele Verilog kaynak kodu
« Reply #5 on: January 22, 2013, 03:24:01 PM »
Sadece istediğiniz bir rasgele sayı üreteci ise Merhaba Benny, ekli 64 bit paralel çıkış üreten 15-bit polinomu ile bir sözde rasgele sayı


philewar

  • Guest
rastgele Verilog kaynak kodu
« Reply #7 on: January 22, 2013, 03:24:06 PM »
Merhaba, nasıl gerçek rasgele sayı üreteci hakkında? Demek istediğim, bazı gerçek rastgele tohum dış okumalıdır düşünüyorsun? Thx.

it_boy

  • Guest
rastgele Verilog kaynak kodu
« Reply #8 on: January 22, 2013, 03:24:08 PM »
Ben gerçek bir rasgele sayı gibi bir şey düşünüyorum. rasgelelik tohum değeri uzunluğuna bağlıdır ve polinom kullanılır. Kullanılan tohum değeri ne olursa olsun, rasgele bir desen üreteci üretebilirsiniz rasgele bir desen polinom bağlı olarak aynı olacaktır. Tohum değeri sadece rasgele sayı başlangıç ​​değerini tanımlar. Birisi ben yanlış olduğumu beni lütfen düzeltin

philewar

  • Guest
rastgele Verilog kaynak kodu
« Reply #9 on: January 22, 2013, 03:24:10 PM »
It_boy Merhaba, hmm, belki de haklısın. Ne kaynak beyaz bir gürültü ya da sth dan ise. Beğendin mi?

maxplus1000

  • Guest
rastgele Verilog kaynak kodu
« Reply #10 on: January 22, 2013, 03:24:12 PM »
Bu rastgele synthesisable olabilir mi?

philewar

  • Guest
rastgele Verilog kaynak kodu
« Reply #11 on: January 22, 2013, 03:24:15 PM »
Diğer sözde rasgele sayı üreteçleri sadece simülasyon için ise LFSR synthesisable olduğunu.

maniasonic

  • Guest
rastgele Verilog kaynak kodu
« Reply #12 on: January 22, 2013, 03:24:17 PM »
Gerçekten rastgele bir jeneratör, bir synthesible dijital tasarım ... nefes gibi çıkmak kesinlikle imkansız ...

samlee

  • Guest
rastgele Verilog kaynak kodu
« Reply #13 on: January 22, 2013, 03:24:19 PM »
Nasıl rastgele nedir? Ben değeri tekrar kaç numarasını tekrar edilecek mi?

always@smart

  • Guest
rastgele Verilog kaynak kodu
« Reply #14 on: January 22, 2013, 03:24:21 PM »
Sevgili tüm, herkes Rastgele sayı üreteci ve Rastgele sayı doğrulayıcıyı için kodu veya bilgi vardır. Ben transmiter 8-bit PRBS ve alıcı PRBS doğrulama vardır alıcı için dizayn ettik. Herhangi bir bilgi çok takdir edilmektedir. Şimdiden teşekkürler. Saygılar, alwys @ akıllı

baonguyenpro

  • Guest
rastgele Verilog kaynak kodu
« Reply #15 on: January 22, 2013, 03:24:24 PM »
"Dijital Sistemi Hızlı Prototipleme" Altera, Xilinx arasında "HDL Chip Design" Uygulama Notu: Linear Feedback Shift Siz kitapta bulabilirsiniz Pseudo Random İkili Sıralı Kayıt.

sparso

  • Guest
rastgele Verilog kaynak kodu
« Reply #16 on: January 22, 2013, 03:24:26 PM »
Ben bir geri döngü testi için PRBS jeneratör ve analizörü tasarlamak gerekir. Biraz bilgi alabilirsiniz herhangi bir fikir?

jasonkee111

  • Guest
rastgele Verilog kaynak kodu
« Reply #17 on: January 22, 2013, 03:24:28 PM »
Ben rasgele sayı generare için basit bir LFSR kullanmak var. FFT (db vs frekans güç) geçmesine rasgele sayı ayarlayın. Ancak, frekans yanıtı düşük frekans artmaktadır. Sonra sadece yüksek frekans için kabaca düz korumak. Düşük frekans artmaktadır ile herhangi bir sorun var mı? Cevabınız evet ise ben neden biliyor olabilir? Bilginize, beyaz gürültü frekans yanıtı çok yüksek frekans için düşük neredeyse boşalmıştır. Teşekkürler

 

Sitemap 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71