Edaboard.com

Forum NL => Archief => Topic started by: Shans60 on November 28, 2012, 03:15:17 PM

Title: Het verminderen van rimpels in VCO
Post by: Shans60 on November 28, 2012, 03:15:17 PM
Hoi ik ben het ontwerpen van een PLL voor 100MHz spec en ik ben met behulp van de ring VCO in mijn ontwerp. Ik heb er wat zeven fasen voor mijn ontwerp en ik heb gebruikt NMOS om spanning te regelen .. Ik ben gettin de spec-frequentie, maar het probleem dat ik geconfronteerd is tat rimpelingen zich in golfvorm .. kan iemand stel me een methode om vermindering Ethe rimpelingen
Title: Het verminderen van rimpels in VCO
Post by: IBO on November 28, 2012, 03:15:19 PM
HI Probeer het podium nummers te verminderen in uw ontwerp
Title: Het verminderen van rimpels in VCO
Post by: Sadegh.j on November 28, 2012, 03:15:20 PM
kunt u het aantal trappen. Ring oscillatoren zijn zeer luidruchtig, speciaal zeven stadia van het. Wat is uw stembereik?
Title: Het verminderen van rimpels in VCO
Post by: lijianheng on November 28, 2012, 03:15:21 PM
Probeer differentiële topologie en voeg ontkoppeling dop op de kracht knooppunt van de ring VCO.
Title: Het verminderen van rimpels in VCO
Post by: amarnath on November 28, 2012, 03:15:23 PM
om de rimpel te verminderen van de stuurspanning grootte van de condensator aan de ripple.In filteren een tweede orde lusfilter de tweede paal moet worden geconfigureerd om te filteren op de rimpel.